телефон 978-63-62
978 63 62
zadachi.org.ru рефераты курсовые дипломы контрольные сочинения доклады
zadachi.org.ru
Сочинения Доклады Контрольные
Рефераты Курсовые Дипломы

РАСПРОДАЖАВидео, аудио и программное обеспечение -30% Всё для хобби -30% Товары для детей -30%

все разделыраздел:Радиоэлектроника

Шифраторы, дешифраторы, триггеры

найти похожие
найти еще

Ручка "Помада".
Шариковая ручка в виде тюбика помады. Расцветка корпуса в ассортименте, без возможности выбора!
25 руб
Раздел: Оригинальные ручки
Чашка "Неваляшка".
Ваши дети во время приёма пищи вечно проливают что-то на ковёр и пол, пачкают руки, а Вы потом тратите уйму времени на выведение пятен с
222 руб
Раздел: Тарелки
Пакеты с замком "Extra зиплок" (гриппер), комплект 100 штук (150x200 мм).
Быстрозакрывающиеся пакеты с замком "зиплок" предназначены для упаковки мелких предметов, фотографий, медицинских препаратов и
148 руб
Раздел: Гермоупаковка
При соединении входов J и K с входом или при подаче на входы J и K постоянного низкого потенциала (J=K=0) триггер изменяет своё состояние на противоположное при каждом поступлении тактирующего сигнала С, то есть превратиться в Т-триггер. Работу описанного JK-триггера можно выразить следующим образом: , где Q( ) – состояние триггера в момент . Если на входы J и K триггера подавать инверсные значения сигналов, то триггер будет работать аналогичным образом. Для перехода в счётный режим необходимо на эти входы подавать сигнал 1 или объединить их со сходом С. На рисунке 2-8 показан вариант JK-триггера, где используются однополярные тактирующие сигналы C и все выходы работают по позитивной логике. Можно привести множество других вариантов триггеров, построенных на ПЭ и ФН различных типов.ИСПОЛЬЗОВАННАЯ ЛИТЕРАТУРА С.О.Мкртчян «Проектирование логических устройств ЭВМ на нейронных элементах», Москва, «Энергия», 1977, Стр.74-78 С.О.Мкртчян «Проектирование логических устройств ЭВМ на нейронных элементах», Москва, «Энергия», 1977, Стр.40-49

Молочный гриб необходим в каждом доме как источник здоровья и красоты
Молочный гриб необходим в каждом доме как источник здоровья и красоты + книга в подарок

 Большая Советская Энциклопедия (ПН)

При помощи таких пневмореле можно реализовать все элементарные логические функции (см. Логические операции) и запоминание пневмосигналов. Это позволяет строить любые однотактные (логические преобразователи, шифраторы, дешифраторы, матрицы) и многотактные (со счётчиками, регистрами и др.) пневматические релейные схемы. С появлением универсального пневмореле было положено начало внедрению пневмоавтоматики в машино- и станкостроение, энергетику, металлургию и др. отрасли промышленности, где автоматизация циклических процессов осуществлялась до этого в основном средствами электроавтоматики.   Все П. р. с. могут быть разделены на две основные группы в зависимости от их технической реализации: системы, строящиеся на элементах с подвижными деталями, и системы с элементами без подвижных деталей, в которых используется взаимодействие течений (см. Пневмоника).   В П. р. с. первой группы могут применяться как элементы универсального назначения, которые могут использоваться для реализации нескольких элементарных логических

скачать реферат Устройство запрета телефонной связи по заданным номерам

Далее, если для преобразования мгновенных значений в код используются 8-и разрядные аналого-цифровой и цифро-аналоговый преобразователи, то скорость передачи символов в канале связи будет составлять 54,4 кбит/c. Следовательно, для обеспечения передачи телефонного сообщения в этом случае необходимо существенно увеличить полосу пропускания канала связи. Кроме того, необходимо также создать шифратор (дешифратор), который осуществлял бы криптографическое преобразование сообщения со скоростью 54,4 кбит/с. Здесь необходимо заметить, что без увеличения полосы пропускания канала связи представляется возможным передавать лишь последовательности символов в системах вокодерной связи. Однако, в этом случае, хотя речь и сохраняет приемлемую разборчивость, опознать абонента по тембру голоса часто бывает затруднительно, т.к. голос синтезируется речевым синтезатором и имеет “металлический” оттенок. К сожалению, на отечественном рынке гарантированно защищенных от несанкционированного доступа к передаваемым телефонным сообщениям систем вокодерной связи чрезвычайно мало.

Концентрированный стиральный порошок "Burti Compact Baby" для детского белья, 900 г.
Благодаря специальной формуле исключительная эффективность стирки сочетается с бережным уходом. Благодаря особой рецептуре, отсутствия
465 руб
Раздел: Для стирки детских вещей
Карандаши цветные "Artist", 24 цвета.
Количество цветов: 24. Толщина линии: 3 мм. Мягкое письмо. Высокое качество.
380 руб
Раздел: 13-24 цвета
Кольцедержатель "Дерево с оленем", малый, белый.
Стильный аксессуар в виде фигурки оленя с ветвящимися рогами – держатель для украшений, - выполнен из прочного пластика двух классических
375 руб
Раздел: Подставки для украшений
 Советы по Delphi. Версия 1.0.6

Некоторое время назад я делал простой шифратор/дешифратор дат, проверяющий достоверность даты. Код приведен ниже. function CheckDateFormat(SDate: string): string; var  IDateChar: string;  x,y: integer; begin  IDateChar:='.,\/';  for y:=1 to length(IDateChar) do begin   x:= pos(IDateChar[y],SDate);   while x>0 do begin    Delete(SDate,x,1);    Insert('-',SDate,x);    x:= pos(IDateChar[y],SDate);   end;  end;  CheckDateFormat:= SDate; end; function DateEncode(SDate:string):longint; var  year, month, day: longint;  wy, wm, wd: longint;  Dummy: TDateTime;  Check: integer; begin  DateEncode:= -1;  SDate:= CheckDateFormat(SDate);  Val(Copy(SDate,1,pos('-',SDate)-1),day,check);  Delete(Sdate,1,pos('-',SDate));  Val(Copy(SDate,1,pos('-',SDate)-1),month,check);  Delete(SDate,1,pos('-',SDate));  Val(SDate,year,check);  wy:= year;  wm:= month;  wd:= day;  try   Dummy:= EncodeDate(wy,wm,wd);  except   year:= 0;   month:= 0;   day:= 0;  end;  DateEncode:= (year*10000)+(month*100)+day; end; Функция DateSer Привет, я хочу в качестве совета поделиться функцией DateSer, которую я написал перед этим на VB

скачать реферат Программа перевода десятичного числа в двоичную и шестнадцатеричную системы счисления

Содержание Введение Общие сведения о языке ассемблер Программная часть Описание программы Этапы разработки ассемблерных программ Программа перевода десятичного числа в двоичную и шестнадцатеричную системы счисления Список литературы Введение Средства, обеспечивающие функционирование вычислительной техники подразделяются на 2 части: аппаратную и программную. В состав аппаратной части входят такие устройства как: центральный процессор; оперативная память; периферийные устройства; Все вышеперечисленные устройства построены на интегральных схемах (ИС). Интегральная схема это микроэлектронное изделие, выполняющее определенные функции преобразования, имеющее высокую плотность упаковки электрически соединенных между собой элементов и компонентов и представляющее единое целое с точки зрения требований к испытаниям приемки и эксплуатации. Примером ИС являются схемы цифровых устройств: регистры, сумматоры, полусумматоры, счетчики, шифраторы, дешифраторы и т.д. К программной части относятся: совокупность программ и правил со всей относящейся к ним документацией, позволяющая использовать вычислительную машину для решения различных задач.

 Журнал «Компьютерра» 2008 № 27-28 (743-744) 22.07.2008

Это профессиональные рекомендации по обходу трудностей (а в некоторых случаях и ловушек) психодиагностических методик и даче таких ответов, которые создадут желаемый психологический портрет человека, проходящего тестирование. Но в этой ситуации психодиагносты — разработчики тестов — обязаны изобретать новые приемы, нейтрализующие "продвинутые" стратегии прохождения тестирования — хотя бы для того, чтобы обезопасить других людей от потенциально опасных субъектов. Поэтому в настоящее время начинает развертываться все более интенсивная гонка тестовых и противотестовых "вооружений". Это относительно новый виток в вечной битве создаваемых человеком устройств: устройств, помогающих осуществлять некую деятельность; противостоящих им "антиустройств", мешающих данной деятельности, предотвращающих ее эффекты, "лечащих", восстанавливающих исходное состояние и т. д. Это битва щита и меча, пера и топора, а также кучи чего еще — замков и отмычек, радаров и антирадаров, шифраторов и дешифраторов, определителей и антиопределителей телефонных номеров и адресов в Интернете и т. д. и т. п

скачать реферат Выбор и обоснование структурной и принципиальной электрических схем

ИМС серии 564 – цифровые, маломощные КМОП ИС, содержат в своем составе 60 типов, различных по своему функциональному назначению: арифметические устройства, счетчики – делители, дешифраторы, триггеры, логические схемы, мультиплексоры, сдвигающие регистры и проч. Характеристики ИС 564 /1/ : низкая потребляемая мощность (типовая мощность потребления на частоте 1 МГц 25 мкВт/ЛЭ); широкие рабочие диапазоны напряжений питания (3.15 В) и температур; высокая помехоустойчивость 30.45 % Ucc ; защита по входам; температурная стабильность и высокая нагрузочная способность. Все вышеперечисленные свойства указывают на достаточную приемлемость микросхем данной серии для решения поставленной задачи. 1.2.2 Ограничитель Принципиальная схема ограничителя приведена в приложении 1 на рисунке П1.1 . Ограничитель построен на аналоговой ИМС 597СА3, которая удовлетворяет предъявляемым требованиям. Параметры и характеристики данной микросхемы приведены в /2/. В схеме происходит сравнение входного сигнала с потенциалом корпуса, «нулём». В результате на выходе получается сигнал частоты биений в виде прямоугольных видеоимпульсов. 1.2.3 Измеритель частоты биений Принципиальная схема измерителя частоты биений приведена в приложении 1 на рисунке П1.2 . На этой схеме триггер исполняет роль коммутатора, он обеспечивает прохождение сигнала в течение времени, пока Тизм имеет значение «Лог 1».

скачать реферат Розробка управляючого і операційног вузлів ЕОМ

Тому напруга живлення всього автомата не повинна перевищувати 9 Вольт,а в ідеальному випадку бути рівною цьому значенню. 3. Розробка графуБудується на основі автомату Мура, що використовує алгоритм двійкового ділення (паралельний пристрій). Хоча за умовою я повинна розробити пристрій для ділення десяткових чисел, але, враховуючи, що блок-схема десяткового ділення складніша у два рази (Каган) та маючи КМОН, яка є повільною, я буду використовувати двійковий алгоритм (Чу, 23) та шифратори і дешифратори. Модифікований алгоритм приведе до такого графа:CM – дозвіл CM – логічна операція множення X0: SR(M)

скачать реферат Введение в информационную безопасность

Применение коммуникаций второго класса значительно снижает вероятность перехвата данных. Для защиты информации во внешнем канале связи используются следующие устройства: скремблеры (при защите речевой информации, передаваемой по обычным телефонным каналам связи в режиме точка-точка), шифраторы/дешифраторы (для широковещательной связи) и криптографические средства, обеспечивающие шифрование передаваемого пакета. Однако их применение сопряжено с получением лицензий, что не всегда удается организовать оперативно. Поэтому интеграторы используют открытые для свободной эксплуатации средства, затрудняющие интерпретацию перехваченного пакета. Например, компания "ЛВС" предлагает туннелировать данные из одного сетевого протокола в другой. Столь изощренные способы проникновения в информационную систему, как контроль излучения монитора, в России маловероятны, поскольку требуют оснащения на уровне технической разведки. Вероятно, российские корпоративные сети еще не хранят столь ценную информацию, чтобы заинтересовать подобные структуры. Защита информационной системы представляет собой комплекс дорогих технических средств и организационных мероприятий.

скачать реферат Структурная схема ЭВМ

Например, программируемая логическая матрица (ПЛМ), которая в зависимости от прожженной в ней программы может выполнять функции сумматора, дешифратора, ПЗУ.5. СУММАТОР Сумматор может быть построен как комбинационная схема - последовательный сумматор и как последовательностная схема - накапливающий сумматор. Сумматор осуществляет cуммирование цифр разрядов слагаемых и цифр переноса по правилам сложения по модулю 2. Работа сумматора строго регламентирована в соответствии с таблицей: ai bi Pi Si Pi 1 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 6. ПОСЛЕДОВАТЕЛЬНЫЙ СУММАТОР Последовательный сумматор осуществляет суммирование слагаемых и цифр переноса поразрядно, начиная с младшего разряда. Основой его схемы является одноразрядный сумматор. Суммирование производится в одноразрядном сумматоре SM. Цифры i-того разряда слагаемого и цифра переноса из младшего разряда передаются на вход сумматора одновременно с приходом тактового импульса. Регистры 1 и 2 используются для приема и хранения цифр i-того разряда слагаемых. В D - триггере хранится цифра переноса из младшего разряда. Регистр 3 принимает и хранит цифру i-того суммы.

Детский велосипед Jaguar трехколесный (цвет: розовый).
Детский трехколесный велосипед для малышей от 1 года до 3 лет. Трехколесный велосипед колясочного типа с музыкально-световой кнопкой.
1800 руб
Раздел: Трехколесные
Горшок дорожный и насадка на унитаз "HandyPotty" (лайм).
Дорожный горшок и насадка на унитаз HandyPotty помогут сделать путешествие еще комфортнее для малыша. Комбинированная модель сочетает в
1128 руб
Раздел: Сиденья
Пенал "Гонка", 19х11 см, 3 отделения.
Пенал предназначен для школьников 7-10 лет. Является важным помощником в учебе, ведь он решает задачу хранения ручек, карандашей и прочих
511 руб
Раздел: Без наполнения
скачать реферат ПТЦА - Прикладная теория цифровых автоматов

Под операционным элементом понимают устройство, реализующее одну из следующих функций или их произвольную комбинацию: 1. хранение слова информации С; 2. выполнение некоторых микроопераций, в результате которых вычисляется новое значение слова С; 3. вычисления логического условия, зависящего от слова С; Т.о. функция ОЭ определена, если заданы:4. описание хранимого или вычисляемого слова; 5. описание множества микроопераций, выполняемых этим элементом; 6. описание вычисляемых этим элементом логических условий. Для построения ОА ОЭ соединяются между собой с помощью цепей передачи слов информации от выходов одних элементов к входам других. В зависимости от выполняемых микроопераций ОЭ делятся на разновидности: шина, регистр, счетчик, сумматор, схема сравнения, дешифратор, шифратор и т.д. Шина - это совокупность цепей, предназначенных для передачи слова информации. Условное обозначение шины представлено на рис.45. Шины, изображенные на рис.45 называются неуправляемыми шинами.Управляемые шины представлены на рис.46. Под действием управляющего сигнала у управляемая шина выполняет микрооперации: у=0 : B(0:3):=0 , y=1 : B(0:3):=A(0:3) Т.е. при y=1 осуществляется операция передачи.

скачать реферат Электротехника и основы электроники

ТРИГГЕРЫ Триггером называют устройство, обладающее двумя состояниями устойчивого равновесия и способное скачком переходить из одного состоя-ния в другое. Триггеры являются базовыми элементами при построении счетчиков, регистров, дешифраторов и других устройств импульсной техники. Характерной особенностью триггеров является способность сохранять двоичную информацию (состояние ''0'' или ''1'') после окончания действия входных импульсов. Это свойство обусловлено тем, что факторами, опре-деляющими состояние триггера, являются не только внешние управляющие сигналы, но и внутренние сигналы самого триггера (сигналы обратной связи). Поэтому триггер может быть использован как элемент памяти, а совокупность триггеров может запомнить и хранить код некоторого числа. В интегральной минросхемотехнике триггеры выполняют либо на основе логических интегральных элементов, либо как завершенный функциональный элемент в виде микросхемы. Триггеры можно классифицировать по функциональному признаку и способу управления. По функциональному признаку различают триггеры R, S, D, , J-K и других типов. По способу управления различают асинхронные и тактируемые.

скачать реферат Управление тюнером спутникового телевидения

В результате этого ключ замыкается и теперь возможно прохождение сигналов управления от микропроцессора и дешифратора. Напряжение UID подается через транзистор V 1 (КТ3102), Включенный по схеме с общим коллектором, в эммитерной цепи которого напряжение стабилизируется диодом VD6 (КС139А), для обеспечения стабильного уровня на входах EI. 2) В схеме управления используется микросхема DD6: логический элемент ИЛИ с двумя выходами. Эти функции реализуются с помощью микросхемы 1533ЛЛ1. Также используется микросхема DD9: логический элемент ИЛИ-НЕ с одним входом (инвертор). Эти функции реализуются с помощью микросхемы 1533ЛН1. 3) При входном импульсном сигнале с пологими фронтом и срезом импульс на входе формирующего логического элемента также не будет прямоугольным, поскольку некоторое время ключевая схема будет находиться в усилительном режиме. Кроме того, на фронте и срезе выходного импульса будут присутствовать усиленные помехи, поступившие в «усилитель» из провода питания. Импульс с зашумленными и несформированными фронтом и срезом непригоден для переключения тактовых входов триггеров, регистров и счетчиков.

скачать реферат Физические основы действия современных компьютеров

Для адресации этих чисел необходимо иметь 16 различных адресных сигналов, что можно получить при четырехэлементном коде адреса. Например, при коде адреса 0000 сигналы единичного уровня появятся на шинах с номерами 1, которые на всех схемах выбирают элемента памяти с адресом 1.1. Таким образом, в первой схеме запишется 1й разряд числа, во второй – второй и т.д. Часть запоминающего устройства, предназначенная для хранения многоразрядного числа, называется ячейкой памяти. Статическое ЗУ Как уже отмечалось, в статическом ЗУ роль элемента памяти выполняет триггер. Возьмем матрицу из 16 16=256 элементов, т.е. организация накопителя будет 256 1 бит. Для обращения к такому ОЗУ необходимо подвести к нему сигнал,. разрешающий работу (ВМС – выборка микросхемы), к информационным входу и выходу, и восьмиразрядный код адреса к адресным входа дешифраторов. Дешифратор управляет ключами выборки строк и столбцов, которые, в свою очередь вырабатывают сигналы, соединяющий выбранный элемент памяти и шину ввода-вывода. Сигналом запись-считывание (ЗС) устанавливается режим работы микросхемы. При поступлении единичного уровня сигналов ЗС и ВМС открывается схема ввода информации.

скачать реферат Проектирование сигнатурного анализатора

Далее приводится перечень используемых микросхем и их обозначения на схемах. Название микросхемы Функциональное Обозначения на схемах назначение КР1533ТЛ2 Шесть триггеров DD1 Шмитта-инверторов Четыре двухвходовых КР1533ЛП5 логических элемента DD2, DD8 ИСКЛЮЧАЮЩЕЕ ИЛИ КР1533ЛН1 Шесть логических DD3 элементов НЕ КР1533ТР2 Четыре RS-триггера DD4 КР1533ЛА3 Четыре логических DD5 элемента 2И-НЕ Восьмиразрядный КР1533ИР8 сдвиговый регистр с последовательной DD6, DD7 загрузкой и араллель- ной выгрузкой Дешифратор семисегментного КР514ИД4 индикатора с DD9, DD10, DD11, DD12 отображением 16 различных знаков АЛС304А Полупроводниковый семисегментный HG1, HG2, HG3, HG4 индикатор с общим катодом Тестирование в режиме свободного счета с использованием сигнатурного анализатора. Системное ядро. Режим свободного счета. Для поддержания работоспособности системы не должно быть отказов в некоторых ее компонентах. Эти важнейшие компоненты в совокупности называются системным ядром, и в него обычно входят ЦП, системный генератор синхронизации, шина управления и шина адреса.

Конструктор электронный "Знаток". 320 схем.
Набор электронных блоков и соединений, позволяющий конструировать электрические цепи без пайки. Описано 320 схем. Даже без помощи
2858 руб
Раздел: Инженерные, научно-технические
Ящик с крышкой Darel Box на колесах, 61x40x17.5 см.
Универсальные и герметичные боксы идеально подходят для хранения меха, одежды и домашнего текстиля. Герметичность конструкции обеспечивает
494 руб
Раздел: Более 10 литров
Рюкзак школьный "Military", цвет черный (арт. V-55/1).
Рюкзак школьный, два отделения, два передних кармана на молнии, объемный карман на молнии на передней стенке, боковые карманы из сетки,
1500 руб
Раздел: Без наполнения
скачать реферат Разработка управления тюнером спутникового телевидения

В результате этого ключ замыкается и теперь возможно прохождение сигналов управления от микропроцессора и дешифратора. Напряжение UID подается через транзистор V 1 (КТ3102), Включенный по схеме с общим коллектором, в эммитерной цепи которого напряжение стабилизируется диодом VD6 (КС139А), для обеспечения стабильного уровня на входах EI. 2) В схеме управления используется микросхема DD6: логический элемент ИЛИ с двумя выходами. Эти функции реализуются с помощью микросхемы 1533ЛЛ1. Также используется микросхема DD9: логический элемент ИЛИ-НЕ с одним входом (инвертор). Эти функции реализуются с помощью микросхемы 1533ЛН1. 3) При входном импульсном сигнале с пологими фронтом и срезом импульс на входе формирующего логического элемента также не будет прямоугольным, поскольку некоторое время ключевая схема будет находиться в усилительном режиме. Кроме того, на фронте и срезе выходного импульса будут присутствовать усиленные помехи, поступившие в «усилитель» из провода питания. Импульс с зашумленными и несформированными фронтом и срезом непригоден для переключения тактовых входов триггеров, регистров и счетчиков.

скачать реферат Конструирование ПЛИС

Макроячейки, как правило, включают в себя триггер, тристабильный буфер и вентиль исключающее ИЛИ, управляющий уровнем активности сигнала. Размерность матриц и конфигурация макроячеек определяют степень интеграции и логическую мощность ПЛИС. Структурная схема обобщенной модели ПЛИС приведена на рис.1, а тировые конфигурации макроячеек - на рис.2,3 и 4. В сочетании с разнообразными обратными связями перечисленные элементы формируют завершенную автоматную структуру, ориентированную на реализацию как комбинационных (дешифраторов,мультиплексоров, сумматоров), так и последовательностных схем (управляющих автоматов, контроллеров, счетчиков). В ПЛИС заложены возможновти, которые позволяют превратить ее в ИС с любой функцией цифровой логики. Проектирование сводится к выявлению программируемых элементов (перемычек или запоминающих ячеек), после удаления которых в структуре схемы остаются только те связи, которые необходимы для выполнения требуемых функций. На практике эта задача весьма непростая, так как современные ПЛИС содержат в среднем несколько десятков тысяч перемычек. Поэтому для проектирования обязательно применяют системы автоматизированного проектирования (САПР ПЛИС).

скачать реферат Устройство динамической индикации

У каждого триггера есть входы D, S, R, а также комплиментарные выходы Q и . Входы S и R - асинхронные, потому что они работают независимо от сигнала на тактовом входе; активный уровень для них низкий. Для перевода триггера в счетный режим необходимо соединить выход с входом D, после этого триггер будет менять свое состояние по положительному перепаду на тактовом входе С. На рисунке 3.4 показана схема пяти разрядного двоичного счетчика пульсаций с коэффициентом пересчета равным 19. Элементы 4И и 2И необходимы для сброса счетчика и обеспечения коэффициента пересчета равным 18. Рисунок 3.4 4. Выбор ИМС дешифратора разрядов. Дешифратор - устройство для преобразования двоичных чисел в десятичные или для преобразования в единичную посылку на одном из выходов. Дешифраторы широко применяются в устройствах управления, в системах цифровой индикации, для построения распределителей импульсов по различным цепям и так далее. В нашем случае нам необходим дешифратор на 19 выходов. Однако среди ИМС 133 серии не имеется дешифраторов с таким числом выходов. Так как в 133 серии нет ИМС с числом адресных входов более 4, то для построения дешифратора на 19 выходов воспользуемся двумя ИМС К133ИД3 и К133ИД4.

скачать реферат Интегральная микросхема КР1533ТВ6

Временная диаграмма ее работы приведена на рис. 19 (б). Построение счетчиков с коэффициентом пересчета 10 (декад) на триггерах ТВ6, ТВ9, ТВ10 отличается от построения на триггерах К155ТВ1, так как у триггеров указанных микросхем по одному входу J и К.На рис. 20 приведена схема декады, работающей в весовом коде 1-2-4-8. Для увеличения числа входов J до необходимого использован один элемент микросхемы К555ЛИ1. На рис. 21 (а) приведена схема декады, выходной код которой не является весовым. Работа декады проиллюстрирована на диаграмме рис. 21 (б). Элемент DD3 не является обязательным, он преобразует код работы декады в весовой код 1-2-4-8 (выходы А, В, С, Е), что может быть необходимым для подключения к декаде дешифратора или преобразователя кода для семисегментного индикатора. Декада, схема которой приведена на рис. 22 (а), также работает в невесовом коде. Делитель на пять DD1.2, DD2.1, DD2.2 этой декады выполнен на основе сдвигающего регистра с перекрестными связями так же, как и декады на D-триггерах рис. 19 (а). Коэффициент деления шесть такого регистра уменьшен до пяти за счет подключения входа R триггера DD2.2 к прямому выходу триггера DD2.1. Временная диаграмма работы приведена на рис. 22 (б). Микросхема ТР2 (см. рис. 16) - четыре RS-триггера.

телефон 978-63-62978 63 62

Сайт zadachi.org.ru это сборник рефератов предназначен для студентов учебных заведений и школьников.