телефон 978-63-62
978 63 62
zadachi.org.ru рефераты курсовые дипломы контрольные сочинения доклады
zadachi.org.ru
Сочинения Доклады Контрольные
Рефераты Курсовые Дипломы
путь к просветлению

РАСПРОДАЖАВсё для дома -30% Сувениры -30% Игры. Игрушки -30%

все разделыраздел:Компьютеры, Программирование

Сравнение архитектуры POWER с другими RISC архитектурами.

найти похожие
найти еще

Гуашь "Классика", 12 цветов.
Гуашевые краски изготавливаются на основе натуральных компонентов и высококачестсвенных пигментов с добавлением консервантов, не
170 руб
Раздел: 7 и более цветов
Забавная пачка денег "100 долларов".
Купюры в пачке выглядят совсем как настоящие, к тому же и банковской лентой перехвачены... Но вглядитесь внимательней, и Вы увидите
60 руб
Раздел: Прочее
Карабин, 6x60 мм.
Размеры: 6x60 мм. Материал: металл. Упаковка: блистер.
44 руб
Раздел: Карабины для ошейников и поводков
Сравнение архитектуры POWER с другими RISC архитектурами. Аркадьев Александр, Буторин Махмуд, гр. 339. Архитектура POWER 1. Эволюция архитектуры POWER в направлении архитектуры PowerPC 2. PowerPC 601 3. Процессор PowerPC 603 Описание архитектуры и принципов работы микропроцессоров семейства PowerPC 1. Общие сведения 2. Архитектура и работа процессора. 2.1 Поток команд. 2.2 Очередь команд и устройство распределения. 2.3 Устройство обработки переходов. 2.4 Устройство завершения команд. 2.5 Устройства выполнения. 2.5.1 Устройства выполнения целочисленных команд (IU). 2.5.2 Устройство выполнения команд с плавающей точкой (FPU) 2.5.3 Устройство загрузки/записи (LSU). 2.5.4 Устройство системных регистров (SRU). 2.6 Устройство управления памятью (MMU) 2.7 Встроенные кэши команд и данных. 3. Системный интерфейс. Схема выводов процессора. 3.1 Шины адреса и данных функционируют раздельно. Используются два вида доступов к памяти и пересылки данных. 3.2 Группы выводов процессора 750. 4. Регистры и программная модель PowerPC. 4.1 Регистры PowerPC. 4.2 Система команд PowerPC. Архитектура POWER Архитектура POWER во многих отношениях представляет собой традиционную RISC-архитектуру. Она придерживается наиболее важных отличительных особенностей RISC: фиксированной длины команд, архитектуры регистр-регистр, простых способов адресации, простых (не требующих интерпретации) команд, большого регистрового файла и трехоперандного (неразрушительного) формата команд. Однако архитектура POWER имеет также несколько дополнительных свойств, которые отличают ее от других RISC-архитектур. Во-первых, набор команд был основан на идее суперскалярной обработки. В базовой архитектуре команды распределяются по трем независимым исполнительным устройствам: устройству переходов, устройству с фиксированной точкой и устройству с плавающей точкой. Команды могут направляться в каждое из этих устройств одновременно, где они могут выполняться одновременно и заканчиваться не в порядке поступления. Для увеличения уровня параллелизма, который может быть достигнут на практике, архитектура набора команд определяет для каждого из устройств независимый набор регистров. Это минимизирует связи и синхронизацию, требуемые между устройствами, позволяя тем самым исполнительным устройствам настраиваться на динамическую смесь команд. Любая связь по данным, требующаяся между устройствами, должна анализироваться компилятором, который может ее эффективно спланировать. Следует отметить, что это только концептуальная модель. Любой конкретный процессор с архитектурой POWER может рассматривать любое из концептуальных устройств как множество исполнительных устройств для поддержки дополнительного параллелизма команд. Но существование модели приводит к согласованной разработке набора команд, который естественно поддерживает степень параллелизма по крайней мере равную трем. Во-вторых, архитектура POWER расширена несколькими "смешанными" командами для сокращения времен выполнения. Возможно единственным недостатком технологии RISC по сравнению с CISC, является то, что иногда она использует большее количество команд для выполнения одного и того же задания.

В Power 601 реализована суперскалярная обработка, позволяющая выдавать на выполнение в каждом такте 3 команды, возможно не в порядке их расположения в программном коде. 3. Процессор PowerPC 603 PowerPC 603 является первым микропроцессором в семействе PowerPC, который полностью поддерживает архитектуру PowerPC (рисунок 5.20). Он включает пять функциональных устройств: устройство переходов, целочисленное устройство, устройство плавающей точки, устройство загрузки/записи и устройство системных регистров, а также две, расположенных на кристалле кэш-памяти для команд и данных, емкостью по 8 Кбайт. Поскольку PowerPC 603 - суперскалярный микропроцессор, он может выдавать в эти исполнительные устройства и завершать выполнение до трех команд в каждом такте. Для увеличения производительности PowerPC 603 допускает внеочередное выполнение команд. Кроме того он обеспечивает программируемые режимы снижения потребляемой мощности, которые дают разработчикам систем гибкость реализации различных технологий управления питанием. При обработке в процессоре команды распределяются по пяти исполнительным устройствам в заданном программой порядке. Если отсутствуют зависимости по операндам, выполнение происходит немедленно. Целочисленное устройство выполняет большинство команд за один такт. Устройство плавающей точки имеет конвейерную организацию и выполняет операции с плавающей точкой как с одинарной, так и с двойной точностью. Команды условных переходов обрабатывается в устройстве переходов. Если условия перехода доступны, то решение о направлении перехода принимается немедленно, в противном случае выполнение последующих команд продолжается по предположению (спекулятивно). Команды, модифицирующие состояние регистров управления процессором, выполняются устройством системных регистров. Наконец, пересылки данных между кэш-памятью данных, с одной стороны, и регистрами общего назначения и регистрами плавающей точки, с другой стороны, обрабатываются устройством загрузки/записи. В случае промаха при обращении к кэш-памяти, обращение к основной памяти осуществляется с помощью 64-битовой высокопроизводительной шины, подобной шине микропроцессора MC88110. Для максимизации пропускной способности и, как следствие, увеличения общей производительности кэш-память взаимодействует с основной памятью главным образом посредством групповых операций, которые позволяют заполнить строку кэш-памяти за одну транзакцию. Описание архитектуры и принципов работы микропроцессоров семейства PowerPC 1. Общие сведения Семейство RISC-процессоров PowerPC в настоящее время состоит из следующих моделей: EC603e, 603e, 604e, 740, 750 (производятся фирмами Mo orola и IBM). В данной работе архитектура и работа микропроцессоров PowerPC рассматривается на базе процессора PowerPC 750. Полную документация по архитектуре и программированию всех процессоров доступна на сайтах Mo orola и IBM. 750 реализует 32-разрядную архитектуру PowerPC, которая предоставляет 32-разрядную адресацию, обработку целочисленных данных (8, 16, 32 разряда), данных с плавающей точкой (32 и 64 разряда). Процессор 750 состоит из следующих устройств выполнения : · Устройство с плавающей точкой (FPU) · Устройство обработки переходов (BPU) · Устройство системных регистров (SRU) · Устройство загрузки/записи (LSU) · Два целочисленных устройства (IUs): IU1 - выполняет все команды IU2 - выполняет все команды, кроме умножения и деления 750 является суперскалярным процессором: возможна выборка четырех команд из кэша и выполнение шести команд за один такт.

Не выровненные обращения через границу страницы могут повлечь уменьшение производительности. Во время загрузки данных кэш не блокируется для внешних доступов до полной загрузки.   В течение такта кэш данных предоставляет для считывания в LSU двойное слово. Как и кэш команд, кэш данных может быть сделан недействительным (i valida ed) весь или поблочно. Данные кэша делаются недоступными и недействительными сбросом HID0, кэш данных может быть заблокирован установкой HID0. Тэги кэша имеют один порт, поэтому одновременная загрузка/сохранение и обращения для когерентности кэша вызывают конфликт, при этом LSU внутренне блокируется на один такт для записи блока данных в 8 слов в буфер обратной записи. Кэш команд также состоит из 128 банков по 8 блоков. Каждый блок состоит из 32 байтов, 1 бита состояния и адресного тэга. За один цикл кэш команд предоставляет до 4 команд в очередь команд. В кэше команд поддерживаются только состояния верно/неверно (valid/i valid) для данных. Кэш команд не отслеживается, поэтому если изменяется память, данные которой содержатся в кэше, программа должна сообщать об этом устройству выборки команд. Кэш команд может быть сделан недействительным весь или поблочно. Доступ к кэшу запрещается и кэш делается недействительным сбросом HID0, кэш блокируется установкой HID0. В 750 реализован также кэш команд переходов (bra ch arge i s ruc io cache, B IC). В B IC хранятся встретившиеся в программе команды переходов/циклов. Если команда находится в B IC она поступает в очередь команд на такт быстрее, чем из кэша команд. 3. Системный интерфейс. Схема выводов процессора.   3.1 Шины адреса и данных функционируют раздельно. Используются два вида доступов к памяти и пересылки данных: · Однотактовая (si gle-bea ) пересылка - пересылка 8, 16, 24, 32 или 64 битов за такт шины. Используется при некэшируемых доступах в память. · Четырехтактовая пакетная (four-bea burs ) пересылка данных - используется для чтения блоков кэша. Так как кэши первого уровня с обратной записью, то пакетные доступы к памяти используются наиболее часто. Доступ к системной шине дается через механизм внутреннего арбитража. Обычно доступы к памяти слабо упорядочены - последовательности команд загрузки/записи не обязательно выполнять в порядке их следования - то есть можно максимизировать эффективность использования шины без потери когерентности. 750 позволяет выполнять операции загрузки/записи не в порядке расположения в очереди команд (если нет зависимостей между ними и нет случаев некэшируемых доступов). 3.2 Процессор 750 имеют следующие группы выводов: · Арбитраж шины адресов 1. BR (Bus Reques ) Ou pu - запрос операций на шине адреса 2. BG (Bus Gra ) I pu - разрешение операций на шине адреса 3. ABB (Address Bus Busy) Ou pu - указывает, что 750 является мастером шины. I pu - указывает на занятость шины. · Старт передачи адреса - показывает, что мастер шины (bus mas er) начал транзакцию на шине адреса. 1. S ( ra sfer S ar ) Ou pu - указывает, что 750 начал транзакцию и шина адреса и атрибуты верны. I pu - другой мастер шины начал транзакцию и шина адреса и ат-рибуты доступны для слежения. · Передачи адреса - включает в себя шину адреса и сигналы четности адреса для про-верки. 1. A (Address Bus) Ou pu - физический адрес данных для пересылки.

Молочный гриб необходим в каждом доме как источник здоровья и красоты
Молочный гриб необходим в каждом доме как источник здоровья и красоты + книга в подарок

 Теория небесных влияний

В одной культуре мы видим расцвет религии и архитектуры; в другой - распространение порядка, управления и морали; в третьей - неожиданное богатство художественного творчества и научных открытий, и так далее. При этом за каждой видится, если она вообще заметна, определенная основная модель и определенное внутреннее знание, имеющее эзотерическую природу. Это детство цивилизации, период формирования ее личности, ее золотой век, в сравнении с которым все, что придет после, выглядит скучным и прозаическим. Последующие поколения оглядываются на него, как люди оглядываются на свое детство - в зависимости от своего настроения - либо как на время, когда возможны были чудеса, либо как на время, которое они переросли в более "мудрое" разочарование старости. Существование этого периода объясняет и те неожиданные и необычайные культурные расцветы, которые за один век или даже меньше возносят людей от варварства к цивилизации и так же быстро исчезают. Например, Пифагорейская культура в Сицилии и Южной Италии в шестом и пятом веках до н.э. привела к появлению в тех девственных землях величайших храмов и городов Греческого мира, и создала совершенную потенциальную систему науки и философии - только для того, чтобы на пике своего достижения быть сметенной с лица земли соперничающей Римской цивилизацией с севера

скачать реферат Сравнительные характеристики современных аппаратных платформ

Содержание Процессоры с архитектурой 80x86 и Pe ium Особенности процессоров с архитектурой SPARC компании Su Microsys ems SuperSPARC hyperSPARC MicroSPARC-II Ul raSPARC Процессоры PA-RISC компании Hewle -Packard Особенности архитектуры MIPS компании MIPS ech ology Особенности архитектуры Alpha компании DEC Особенности архитектуры POWER компании IBM и PowerPC компаний Mo orola, Apple и IBM Архитектура POWER Эволюция архитектуры POWER в направлении архитектуры PowerPC Процессоры с архитектурой 80x86 и Pe ium Обычно, когда новая архитектура создается одним архитектором или группой архитекторов, ее отдельные части очень хорошо подогнаны друг к другу и вся архитектура может быть описана достаточно связано. Этого нельзя сказать об архитектуре 80x86, поскольку это продукт нескольких независимых групп разработчиков, которые развивали эту архитектуру более 15 лет, добавляя новые возможности к первоначальному набору команд. В 1978 году была анонсирована архитектура I el 8086 как совместимое вверх расширение в то время успешного 8-бит микропроцессора 8080. 8086 представляет собой 16-битовую архитектуру со всеми внутренними регистрами, имеющими 16-битовую разрядность.

Горка детская (большая).
Предназначена для игры на свежем воздухе или в игровой комнате. Игрушка выполнена из качественного материала. Цвета яркие и
5278 руб
Раздел: Горки
Набор детской складной мебели "Маленькая принцесса".
Комплект складной. Подходит для кормления, игр и обучения. Поверхность столешницы ламинированная с нанесением ярких познавательных
1795 руб
Раздел: Наборы детской мебели
Коробка картонная для цветов с люверсами и ручками "Лайм", 30x30x20 см.
Коробка картонная для цветов с люверсами и ручками. Размер: 30x30x20 см.
493 руб
Раздел: Коробки
 Белый Харбин: Середина 20-х

А в "Харбинских прелестях" были такие слова, прямо относящиеся к нашей теме: Прекрасна жизнь в Париже И в Вене, и поближе, Бывает там весь свет, Но Сунгари там нет! В Венеции не худо, Неаполь тоже чудо, Но место, без прикрас Нахаловка у нас. И Альпы, и Карпаты Культурою богаты, Ну что же и пускай, Там нет "толкай-толкай"! В Европе все изжито, Опошлено, избито, Житье же, как во сне, В одном лишь Харбине! Что еще к этому добавить? Прелесть Сунгари и "толкай-толкай" в Харбине воспеты во всем мире! В литературе, в газетных статьях было много сравнений Харбина с другими городами и столицами мира. Так что же Харбин середины и конца 20-х годов это маленькие Санкт-Петербург, Москва, Чикаго, Париж? Нет! Я думаю, ему не нужны все эти сравнения. Действительно, Харбин нес в себе некоторые черты этих городов: от Петербурга у него некоторые особенности архитектуры и планировки; от Москвы он взял ее дух, характерную московскую живость, предприимчивость; от Парижа любовь к развлечениям и модным нарядам; от Чикаго американскую деловитость, умение принимать верные решения, ведущие кразвитию и прогрессу Но и в труде, и в отдыхе русский Харбин был самобытным, совершенно неповторимым городом

скачать реферат Разработка термометра с автоматическим контролем температуры на базе микроконтроллера AТ90S2313 с применением термостата DS1620

В основе ядра AVR лежит расширенная RISC архитектура, объединяющая развитый набор команд и 32 регистра общего назначения. Все 32 регистра непосредственно подключены к арифметико-логическому устройству (АЛУ), что дает доступ к любым двум регистрам за один машинный цикл. Подобная архитектура обеспечивает десятикратный выигрыш в эффективности кода по сравнению с традиционными CISC микроконтроллерами. A 90S2313 предлагает следующие возможности: 2кБ загружаемой флэш памяти; 128 байт EEPROM; 15 линий ввода/вывода общего назначения; 32 рабочих регистра; настраиваемые таймеры/счетчики с режимом совпадения; внешние и внутренние прерывания; программируемый универсальный последовательный порт; программируемый сторожевой таймер со встроенным генератором; SPI последовательный порт для загрузки программ; два выбираемых программно режима низкого энергопотребления. Холостой режим (Idle Mode) отключает ЦПУ, оставляя в рабочем состоянии регистры, таймеры/счетчики, SPI порт и систему прерываний. Экономичный режим (Power Dow Mode) сохраняет содержимое регистров, но отключает генератор, запрещая функционирование всех встроенных устройств до внешнего прерывания или аппаратного сброса.

 Основы AS/400

Главное достоинство RISC-архитектуры более простые команды, чем у CISC. Это позволяет создавать процессоры, отличающиеся поразительной быстротой вычислений и за приемлемую цену. Последние версии RISC-процессоров всех производителей 64-разрядные. Проектирование и создание такой аппаратуры не самая сложная проблема компьютерной индустрии. А вот как предоставить существующему программному обеспечению (ПО) возможность воспользоваться преимуществами новой аппаратуры? AS/400 единственная система, где эта проблема решена. Все ее приложения используют 64-разрядные вычисления в полной мере. Никакая другая система такими возможностями не обладает. Когда другие производители компьютеров переходили с CISC- на RISC-процессоры, это вызывало серьезные проблемы у их заказчиков и независимых производителей програмно-го обеспечения ISV (Independent Software Vendor), которым приходилось переписывать некоторые прикладные программы или их фрагменты. Так случилось, например, когда фирма Hewlett Packard объявила о своей архитектуре PA (Precision Architecture), или когда Digital Equipment Corporation (Digital) представила архитектуру Alpha

скачать реферат Особенности архитектуры PA-RISK компании Hewlett-Packard

Основой архитектуры современных рабочих станций и серверов является архитектура компьютера с сокращенным набором команд (RISC - Reduced I s ruc io Se Compu er). Зачатки этой архитектуры уходят своими корнями к компьютерам CDC6600, разработчики которых (Торнтон, Крэй и др.) осознали важность упрощения набора команд для построения быстрых вычислительных машин. Эту традицию упрощения архитектуры С. Крэй с успехом применил при создании широко известной серии суперкомпьютеров компании Cray Research. Однако окончательно понятие RISC в современном его понимании сформировалось на базе трех исследовательских проектов компьютеров: процессора 801 компании IBM, процессора RISC университета Беркли и процессора MIPS Стенфордского университета. Среди других особенностей RISC-архитектур следует отметить наличие достаточно большого регистрового файла (в типовых RISC-процессорах реализуются 32 или большее число регистров по сравнению с 8 - 16 регистрами в CISC-архитектурах), что позволяет большему объему данных храниться в регистрах на процессорном кристалле большее время и упрощает работу компилятора по распределению регистров под переменные. 7.0915.01.08 ПЗКП Лист Изм Лист № докум. Подп. Дата Для обработки, как правило, используются трехадресные команды, что помимо упрощения дешифрации дает возможность сохранять большее число переменных в регистрах без их последующей перезагрузки.

скачать реферат Особенности архитектуры PA-RISK компании Hewlett-Packard

Основой архитектуры современных рабочих станций и серверов является архитектура компьютера с сокращенным набором команд (RISC - Reduced I s ruc io Se Compu er). Зачатки этой архитектуры уходят своими корнями к компьютерам CDC6600, разработчики которых (Торнтон, Крэй и др.) осознали важность упрощения набора команд для построения быстрых вычислительных машин. Эту традицию упрощения архитектуры С. Крэй с успехом применил при создании широко известной серии суперкомпьютеров компании Cray Research. Однако окончательно понятие RISC в современном его понимании сформировалось на базе трех исследовательских проектов компьютеров: процессора 801 компании IBM, процессора RISC университета Беркли и процессора MIPS Стенфордского университета. Среди других особенностей RISC-архитектур следует отметить наличие достаточно большого регистрового файла (в типовых RISC-процессорах реализуются 32 или большее число регистров по сравнению с 8 - 16 регистрами в CISC-архитектурах), что позволяет большему объему данных храниться в регистрах на процессорном кристалле большее время и упрощает работу компилятора по распределению регистров под переменные. 7.0915.01.08 ПЗКП Лист Изм Лист № докум. Подп. Дата Для обработки, как правило, используются трехадресные команды, что помимо упрощения дешифрации дает возможность сохранять большее число переменных в регистрах без их последующей перезагрузки.

скачать реферат Анализ структур, характеристик и архитектур 32-разрядных микропроцессоров

Секционированные микропроцессорные комплекты ( МПК ) допускают наращивание параметров ( прежде всего разрядности обрабатываемых данных ) и функциональных возможностей. Секционированные МПК ориентированы в основном на применение в универсальных и специализированных ЭВМ, контроллерах и других средствах вычислительной техники высокой производительности. МПК на основе однокристальных микропроцессоров и однокристальные микроЭВМ, обладающие меньшей производительностью, но гибкой системой команд и большими функциональными возможностями, ориентированны на широкое применение в различных отраслях народного хозяйства. На данный момент существует два направления в производстве микропроцессоров. Они различаются в принципах архитектуры. первое направление - это процессоры RISC архитектуры; второе - CISC. Микропроцессоры с архитектурой RISC ( Reduced I s ruc io Se Compu ers ) используют сравнительно небольшой (сокращённый ) набор наиболее употребимых команд, определённый в результате статистического анализа большого числа программ для основных областей применения CISC - процессоров исходной архитектуры.

скачать реферат AVR микроконтроллер AT90S2333 фирмы Atmel

Микроконтроллеры A 90S2333 и A 90S4433 фирмы A mel A 90S2333 и A 90S4433 - экономичные 8-битовые КМОП микроконтроллеры, построенные с использованием расширенной RISC архитектуры AVR. Исполняя по одной команде за период тактовой частоты, A 90S2333 и A 90S4433 имеют производительность около 1MIPS на МГц, что позволяет разработчикам создавать системы оптимальные по скорости и потребляемой мощности. В основе ядра AVR лежит расширенная RISC архитектура, объединяющая развитый набор команд и 32 регистра общего назначения. Все 32 регистра непосредственно подключены к арифметико-логическому устройству (АЛУ), что дает доступ к любым двум регистрам за один машинный цикл. Подобная архитектура обеспечивает десятикратный выигрыш в эффективности кода по сравнению с традиционными CISC микроконтроллерами. A 90S2333/4433 предлагают следующие возможности: 2кБ/4кБ загружаемой флэш памяти; 128/256 байт EEPROM; 128 байт статического ОЗУ, 20 линий ввода/вывода общего назначения; 32 рабочих регистра; настраиваемые таймеры/счетчики с режимом совпадения; внешние и внутренние прерывания; программируемый универсальный последовательный порт; 6-канальный 10-разрядный АЦП; программируемый сторожевой таймер со встроенным генератором; SPI последовательный порт для загрузки программ; два выбираемых программно режима низкого энергопотребления.

Пробковая доска в деревянной раме MDF, 40x30 см.
Пробковые доски применяются в качестве персональных информационных дисплеев. На их поверхность с помощью кнопок или булавок можно
424 руб
Раздел: Прочее
Детская горка, розовая.
Стабильная и прочная пластиковая горка с пологим спуском. Горка характеризует высокое качество и непревзойденный дизайн! Изготовлена из
1941 руб
Раздел: Горки
Детский шампунь-гель для волос и тела Weleda "Апельсин", 150 мл.
Натуральное средство 2 в 1 с нежнейшей кремовой текстурой и растительной моющей основой бережно очищает и ухаживает за чувствительной
542 руб
Раздел: Гели, мыло
скачать реферат AVR микроконтроллер AT90S2333 фирмы Atmel

Микроконтроллеры A 90S2333 и A 90S4433 фирмы A mel A 90S2333 и A 90S4433 - экономичные 8-битовые КМОП микроконтроллеры, построенные с использованием расширенной RISC архитектуры AVR. Исполняя по одной команде за период тактовой частоты, A 90S2333 и A 90S4433 имеют производительность около 1MIPS на МГц, что позволяет разработчикам создавать системы оптимальные по скорости и потребляемой мощности. В основе ядра AVR лежит расширенная RISC архитектура, объединяющая развитый набор команд и 32 регистра общего назначения. Все 32 регистра непосредственно подключены к арифметико-логическому устройству (АЛУ), что дает доступ к любым двум регистрам за один машинный цикл. Подобная архитектура обеспечивает десятикратный выигрыш в эффективности кода по сравнению с традиционными CISC микроконтроллерами. A 90S2333/4433 предлагают следующие возможности: 2кБ/4кБ загружаемой флэш памяти; 128/256 байт EEPROM; 128 байт статического ОЗУ, 20 линий ввода/вывода общего назначения; 32 рабочих регистра; настраиваемые таймеры/счетчики с режимом совпадения; внешние и внутренние прерывания; программируемый универсальный последовательный порт; 6-канальный 10-разрядный АЦП; программируемый сторожевой таймер со встроенным генератором; SPI последовательный порт для загрузки программ; два выбираемых программно режима низкого энергопотребления.

скачать реферат Анализ операций умножения и деления в конкретной модели АЛУ

Теперь, можно приступать к рассмотрению конкретного АЛУ, что и будет сделано. В качестве примера возьмем АЛУ цифрового сигнального процессора - специализированного процессора с RISC архитектурой, предназначенного для решения задач цифровой обработки сигналов. Трудно найти такую область техники, где не могли бы применяться сигнальные процессоры. Это цифровая фильтрация, кодирование и декодирование информации, обработка звука и распознавание речи, обработка изображений, медицина, измерительная техника, управляющие системы и многое другое. Цифровые сигнальные процессоры Чем же отличается цифровой процессор от обычного микропроцессора ? В первую очередь - архитектурой и системой команд. В основу построения DSP (Digi al Sig al Processor) положены следующие принципы : использование гарвардской архитектуры сокращение длительности командного цикла применение конвейеризации применение аппаратного умножителя включение в систему команд специальных команд цифровой обработки сигнала Гарвардская архитектура подразумевает хранение программ и данных в двух раздельных запоминающих устройствах.

скачать реферат Серверные платформы RISC/UNIX

Число процессоров в этих монстрах может достигать 4 тысяч! Платформа IBM POWER История платформы IBM POWER (Performa ce Op imiza io Wi h E ha ced RISC) уходит далеко в начало 1970-х гг.; в то время корпорация IBM делала первые серьезные шаги в области проектирования, производства и применения высокопроизводительных микропроцессоров на базе RISC-архитектуры. Она связана с RISC-процессором IBM 801, долгое время использовавшимся в качестве высокоскоростного вспомогательного контроллера в составе крупных информационно-вычислительных систем компании IBM. В начале 1980-х гг. идеи, заложенные в IBM 801, были изучены, переработаны, дополнены и заново воплощены в кремнии в рамках проекта «America», результаты которого фактически и стали началом архитектуры IBM POWER. Набиравшие в то время особую популярность персонализированные вычисления требовали при построении систем компактных, недорогих, но производительных микропроцессорных решений, и новая архитектура пришлась ко двору IBM как нельзя лучше. Для создания полноценной платформы было решено воспользоваться программными наработками, реализованными ранее при создании рабочих станций в рамках проекта RISC ech ology Perso al Compu er (R PC), и перенести на новую процессорную архитектуру собственную версию U IX-подобной ОС AIX (Adva ced I erac ive Execu ive).

скачать реферат Архитектура и производительность серверных ЦП

Silico Graphics пришлось обратить внимание на более производительные и перспективные архитектуры. Silico Graphics предлагает спектр серверных решений на основе архитектуры I a ium (модельный ряд Al ix), а выпуск продукции архитектуры MIPS постепенно сворачивается. В 1998-2000 гг. MIPS ech ologies получила свободу действий, а на сегодня ее источником дохода являются лицензионные отчисления от все еще выпускаемых ЦП архитектуры MIPS (преимущественно 32-бит встраиваемых), а также прибыль от контрактных проектировочных работ. Сегодня ЦП архитектуры MIPS можно встретить в самых неожиданных местах: от серверов и рабочих станций до сетевых маршрутизаторов (преимущественно компании Cisco Sys ems) и игровых приставок. IBM POWER История архитектуры POWER (Performa ce Op imisa io Wi h E ha ced RISC, оптимизация производительности с расширенным RISC) началась в 1970-х гг., когда Джон Кок (Joh Соске) из Исследовательского центра Томаса Дж. Ватсона возглавил работу над проектом по разработке самого первого RISC ЦП (хотя собственно термины RISC и CISC происходят из Университета Беркли).

скачать реферат Объединение серверов в кластеры

Научные организации – например, CER (Европейский центр ядерных исследований), который переводит крупный кластер рабочих станций на базе процессоров I el Xeo на процессоры I el I a ium, уже давно использует кластеры для выполнения самых сложных научных расчетов. Новая же тенденция заключается в том, что благодаря эффективному соотношению «цена – производительность» систем на базе процессоров семейств I el Xeo и I el I a ium коммерческие предприятия начинают менять большие компьютеры-мейнфреймы и крупные единые многопроцессорные системы, обслуживающие корпоративные базы данных, на кластеры из высокопроизводительных компьютеров на базе процессоров I el. Распространению технологии объединения в кластеры в среде внутренних вычислений способствует применение таких приложений, как Oracle 9i с Real Applica io Clus ers, оптимизированных под архитектуру I el. Объединение серверов в кластеры имеет следующие преимущества: стоимость – серверы на базе архитектуры I el, ставшей отраслевым стандартом, предлагают лучшее соотношение «цена – производительность» по сравнению с серверами на базе архитектуры RISC и мейнфреймами; готовность – кластеры не имеют единой «точки выхода из строя», таким образом, поломка любого сервера или его компонента не приведет к прекращению обслуживания конечного пользователя; масштабируемость – многие современные кластеры построены на основе стандартных структурных компонентов, рассчитанных на обработку больших объемов данных, что делает наращивание ресурсов по мере необходимости сравнительно простым и экономически эффективным.

Настольная подставка "Berlingo BR", вращающаяся.
Комбинированная черная/красная.
388 руб
Раздел: Подставки, лотки для бумаг, футляры
Магнитный театр "Репка".
Увлекательное театральное представление с любимыми героями русской народной сказки «Репка» и вашим ребенком в роли главного режиссера. 10
308 руб
Раздел: Магнитный театр
Самоклеящиеся этикетки, A4, 105x70 мм, 8 этикеток на листе, 100 листов.
Формат: А4. Размер: 105x70 мм. В комплекте: 100 листов (на 1 листе 8 этикеток).
500 руб
Раздел: Бейджи, держатели, этикетки
скачать реферат Классификация и структура микроконтроллеров

RISC архитектура была рассмотрена более углубленно и точнее. Отмечена классификация, структура микроконтроллера, структура процессорного ядра микроконтроллера, основные особенности RISC архитектуры. На сегодняшний день существует более 200 модификаций микроконтроллеров, совместимых с i8051, выпускаемых двумя десятками компаний, и большое количество микроконтроллеров других типов. Популярностью у разработчиков пользуются 8-битные микроконтроллеры PIC фирмы Microchip ech ology и AVR фирмы A mel, шестнадцатибитные MSP430 фирмы I, а также ARM, архитектуру которых разрабатывает фирма ARM и продаёт лицензии другим фирмам для их производства, процессоров — микроконтроллеры. При проектировании микроконтроллеров приходится соблюдать баланс между размерами и стоимостью с одной стороны и гибкостью и производительностью с другой. Для разных приложений оптимальное соотношение этих и других параметров может различаться очень сильно. Поэтому существует огромное количество типов микроконтроллеров, отличающихся архитектурой процессорного модуля, размером и типом встроенной памяти, набором периферийных устройств, типом корпуса и т. д. Список использованной литературы: 1. «Основы микропроцессорной техники». Авторы Ю.В. Новиков и П.К Скоробогатов. 2. «Архитектура вычислительных систем» Москва «Радио и связь» 1990 г. Автор А.Д. Смирнов. 3. «Электронно-вычислительные машины и системы» Москва «Радио и связь»1991г. авторы Б.М.Каган. 25

скачать реферат Основные платформы ЭВМ

Наконец, нельзя не вспомнить, что новейший суперкомпьютерный проект министерства энергетики США будет основан на MPP-системе на базе Pe ium Pro . Сегодня в суперкомпьютерном мире наблюдается новая волна, вызванная как успехами в области микропроцессорных технологий, так и появлением нового круга задач, выходящих за рамки традиционных научно-исследовательских лабораторий. Налицо быстрый прогресс в производительности микропроцессоров RISC-архитектуры, которая растет заметно быстрее, чем производительность векторных процессоров. Например, микропроцессор HP РА-8000 отстает от Cray 90 всего примерно в два раза. В результате в ближайшее время вероятно дальнейшее вытеснение векторных суперЭВМ компьютерами, использующими RISC-микропроцессоры, такими, как, например, IBM SP2, Co vex/HP SPP, DEC AlphaServer 8400, SGI POWER CHALE GE. Подтверждением этого стали результаты рейтинга ТОР500, где лидерами по числу инсталляций стали системы POWER CHALLE GE и SP2, опережающие модели ведущего производителя суперкомпьютеров - компании Cray Research.

скачать реферат Повышение производительности компьютерных систем

Это и есть камень преткновения на пути к широкому и быстрому внедрению VLIW-процессоров. Merced будет выполнен по VLIW-архитектуре в духе RISC-машин. Но вспомним, что RISC - это идеализированная архитектура. И поэтому заимствуется не она сама, а лишь часть характерных для нее технологий. Это прежде всего простая адресация и фиксированный размер операндов. Только так можно обеспечить высокоскоростную выборку инструкций для параллельного их исполнения. А компактность кода сегодня уже мало кого волнует. Ведь даже размер кэша первого уровня в некоторых моделях доходит до полутора мегабайт. Это больше, чем когда-то - оперативной памяти! Другой характерной для RISC чертой будет разделение инструкций по категориям: чтения/записи в память и вычислительных операций. Это облегчит распараллеливание вычислений. Разумеется, и набор регистров обещает быть солидным. В том же Merced одних только целочисленных регистров планируется 128! Но, несомненно, есть и типичные CISC-черты: прежде всего, набор команд. Аппаратная сложность процессора уже не преграда, поэтому команд он будет поддерживать столько, на сколько у разработчиков хватит фантазии. Не обойдут стороной и векторные операции, и богатый набор специализированных инструкций наподобие ряда Фурье и других.

скачать реферат Современные микропроцессоры

Споры относительно преимуществ CISC и RISC архитектур постепенно стихают, поскольку современные микропроцессоры стараются вобрать в себя наилучшие свойства обоих подходов. Уже давно устаревшее, но тем не менее активно используемое, семейство процессоров i486 (468SX, 486DX, 486DX2 и 486DX4), в котором сохранились система команд и методы адресации процессора i386, уже имеет некоторые свойства RISC-микропроцессоров. Например, наиболее употребительные команды выполняются за один такт. Компания I el для оценки производительности своих процессоров ввела в употребление специальную характеристику, которая называется рейтингом iCOMP. Компания надеялась, что эта характеристика станет стандартной тестовой оценкой и будет применяться другими производителями микропроцессоров, однако последние с понятной осторожностью отнеслись к системе измерений производительности, введенной компанией I el, и не без оснований. Если сравнивать i486SX-25 и Pe ium-133, то их производительность, согласно рейтингу iCOMP соотносилась как 1:12. Что, само собой, говорило о том что повышение производительности достигнуто не повышением тактовой частот работы процессора и «косметическим облизыванием» ядра.

телефон 978-63-62978 63 62

Сайт zadachi.org.ru это сборник рефератов предназначен для студентов учебных заведений и школьников.